Prof. Dr. Akash Kumar
Professor
Adresse:
Ruhr-Universität Bochum
Fakultät für Elektrotechnik und Informationstechnik
Eingebettete Systeme
Postfach ID 29
Universitätsstraße 150
D-44801 Bochum
Raum:
ID 2/609
E-Mail:
akash.kumar(at)rub.de
Lebenslauf
seit 2024 | Inhaber des Lehrstuhls für Eingebettete Systeme, Ruhr-Universität Bochum, Deutschland |
2015 – 2024 | Inhaber des Lehrstuhls für Processor Design, TU Dresden, Deutschland |
2011 – 2015 | Assistenzprofessor, National University of Singapore (NUS), Singapur |
2009 – 2011 | Gastwissenschaftler, National University of Singapore (NUS), Singapur |
2005 – 2009 | Eindhoven University of Technology (TUe) and National University of Singapore, Dissertationstitel: Analysis, Management and Design of Multimedia Multiprocessor Systems |
2003 – 2004 | National University of Singapore and Eindhoven University of Technology (TUe), Master of Technological Design (Embedded Systems |
1999 – 2002 | National University of Singapore (NUS), beschleunigtes B. Eng. (Computer Engineering) Program, First Class Honours |
Forschung
Entwurfsautomatisierung eingebetteter Systeme, Zuverlässigkeitsoptimierung, fehlertolerantes und vorhersagbares Architekturdesign, Näherungsrechnung, elektronische Designautomatisierung für FPGAs und neue Technologie, teilweise rekonfigurierbare Architekturen.
Projekte
Laufende Forschungsprojekte:
- Lean-MICS: Learning-Based Cross-Layer Reliability Management in Embedded Mixed-Criticality Systems, DFG
Principal Investigator, 04/2024-03/2027 - SecuREFET-II: Secure circuits through inherent reconfigurable FET-II, DFG Special Priority Program.
Principal Investigator, 04/2024-03/2027 - Hardware Architecture and Platform for Cognitive Science, Sino German Center
Principal Investigator, 11/2022-10/2025. - DART: Design Automation for Reconfigurable Transistors, DFG
Principal Investigator, 9/2022-8/2025 - X-DNet: Energy-Efficient Distributed and In-Network Computing via Cross-Layer ApproXimation of Applications and Accelerators Software Campus (BMBF)
Principal Investigator, 04/2023-12/2025 - X-ReAp: Cross(X)-Layer Runtime Reconfigurable Approximate Architecture, DFG
Principal Investigator, 1/2022-12/2024.